# **Zusammenfassung MCFUN**

Joel von Rotz 30.05.2022

## Wichtige Seiten Reference Manual

| Beschreibung                                                                                                                       | Seitenzahl                             |
|------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|
| Signal Multiplexing and Pin Assignments                                                                                            | s.216                                  |
| Port Control and Interrupts PORT                                                                                                   | s.239 (Register $\rightarrow$ s.248)   |
| System Integration Module SIM                                                                                                      | s.259 (Register $\rightarrow$ s.261)   |
| Analog Digital Converter ADC                                                                                                       | s.761 (Register $\rightarrow$ s.768)   |
| FlexTimer Module FTM                                                                                                               | s.891 (Register $\rightarrow$ s.903)   |
| Serial Peripheral Interface SPI $\rightarrow$ MOSI, MISO, SCLK, $\overline{SS} \times \#_{SLAVES}$ (ausser Ring-Topologie, dann 1) | s.1123 (Register $\rightarrow$ s.1132) |
| $\begin{array}{l} \text{Inter-Integrated Circuit I2C} \\ \rightarrow \text{SDA, SCL} \end{array}$                                  | s.1181 (Register $\rightarrow$ s.1185) |
| Universal Asynchronous Receiver/Transmitter UART $\rightarrow$ RX, TX                                                              | s.1215 (Register $\rightarrow$ s.1224) |
| General Purpose Input/Output GPIO                                                                                                  | s.1375 (Register $\rightarrow$ s.1378) |

#### **Notes**

### Inter-Integrated Circuit $I^2C$



#### Clock/Bit Stretching

Wenn der Slave Daten verarbeiten muss, während der Master neue Daten abfragen/versenden möchte, kann der Slave die Clock Leitung auf *LOW* ziehen. Der Master erkennt dies und wartet auf den Slave, bis dieser die Clock-Leitung wieder freigibt.



Entsteht meistens nachdem der Slave Informationen erhalten hat.

#### Multimaster

Wenn mehrere Master auf dem selben Bus anfangen zu kommunizieren, gewinnt der Master, welche die meisten Nullen schreibt. Alle anderen Master stoppen ihre Kommunikation.

#### **Assembler**

#### **UART**

#### **Baudraten Berechnung**

$$\mathsf{Baud} = \frac{f_{CPU}}{16 \cdot (\mathsf{SBR}[12:0] + \frac{\mathsf{BRFA}}{32})}$$

Die Division durch 16 wird für das Einlesen und Überprüfen der Nachricht verwendet (für Noise Check).

$$SBR[12:0] + \frac{BRFA}{32} = \frac{f_{CPU}}{16 \cdot Baud}$$

$$\rightarrow$$
 SBR<sub>MAX</sub> = 8'191 & BRFA<sub>MAX</sub> = 32 ( $\frac{1}{32}$  = 0.03125)